┊ 网站导航 ┊ 管理登陆 ┊ 免责声明 ┊ 问题反馈 ┊ 友链说明┊本站部分内容来自网络共享资源,如有冒犯您的权利请来信告之删除或纠正! 不得对本站进行复制、盗链或镜像,转载内容须获得同意或授权;欢迎友情链接、站务合作! ![]() ![]() ![]() ![]() ![]() ![]() 本站学习交流群:138..158(高级群1-满)、77930286(高级群2)、61804809(群3) Copyright© MCUSY All Rights Reserved 本站网警备案号: WZ36040002485 ICP备案证书号:粤ICP备09034963号 |
发布者: 未知 来源:网络
AD0831(TLC0831)8位串行A/D转换器,AD0831和TLC0831完全相同,只是生产公司不同,其特点如下: ● 5V电源工作下其输入电压可达5V;
● 8位分辨率;
● 单通道;
● 输入/输出电平与TTL/COMS兼容;
● 工作频率为250KHZ时,转换时间为32us;
各引脚含义如下:
/CS:片选信号,置/CS为低电平开始一次转换,在整个转换过程中/CS必须为低。连续输入10个脉冲完成一次转换,数据从第2个脉 冲 开始输出。转换结束后应将/CS置高电平,当/CS重新拉低时将开始新的一次转换。
IN+:为正输入端
IN-:为负输入端,AD0831(TLC0831)可以接入差分信号,如果输入单端信号,IN-应接地
GND:电源地端
VCC:电源正端
CLK:时钟信号端
DO: 数据输出端
REF:参考电压输入端,使用中应接参考电压或直接接VCC端
参数:无
资源占用:R7,ACC;
出口:累加器A为获得的A/D转换结果
;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
ADCS BIT P1.0
ADCLK BIT P1.1
ADDO BIT P1.2
ADConv:
CLR ADCS ;拉低/CS端
NOP
NOP
SETB ADCLK ;拉高CLK端
NOP
NOP
CLR ADCLK ;拉低CLK端,形成下降沿
NOP
NOP
SETB ADCLK ;拉高CLK端
NOP
NOP
CLR ADCLK ;拉低CLK端,形成第2个脉冲的下降沿
NOP
NOP
MOV R7,#8 ;准备送下后8个时钟脉冲
AD_1:
MOV C,ADDO ;接收数据
MOV ACC.0,C
RL A ;左移一次
SETB ADCLK
NOP
NOP
CLR ADCLK ;形成一次时钟脉冲
NOP
NOP
DJNZ R7,AD_1 ;循环8次
SETB ADCS ;拉高/CS端
CLR ADCLK ;拉低CLK端
SETB ADDO ;拉高数据端,回到初始状态
RET
END
┊ 网站导航 ┊ 管理登陆 ┊ 免责声明 ┊ 问题反馈 ┊ 友链说明┊本站部分内容来自网络共享资源,如有冒犯您的权利请来信告之删除或纠正! 不得对本站进行复制、盗链或镜像,转载内容须获得同意或授权;欢迎友情链接、站务合作! ![]() ![]() ![]() ![]() ![]() ![]() 本站学习交流群:138..158(高级群1-满)、77930286(高级群2)、61804809(群3) Copyright© MCUSY All Rights Reserved 本站网警备案号: WZ36040002485 ICP备案证书号:粤ICP备09034963号 |